怎樣分辨PHOENIX模塊產品真假之處
PHOENIX模塊多就是在設計中進行充分考慮,尤其在布局時。由于直流到直流的轉換器很常用,所以硬件工程師或多或少都會接觸到相關的工作,本文中我們將考慮與低電磁干擾設計相關的兩種常見的折中方案
PHOENIX模塊設計中即使是普通的直流到直流開關轉換器的設計都會出現一系列問題,尤其在高功率電源設計中更是如此。除功能性考慮以外,工程師必須設計的魯棒性,以符合成本目標要求以及熱性能和空間限制,當然同時還要設計的進度。另外,出于產品規(guī)范和系統(tǒng)性能的考慮,電源產生的電磁干擾(EMI)必須足夠低。不過,電源的電磁干擾水平卻是設計中難預計的項目。有些人甚認為這簡直是不可能的,設計人員能做的多就是在設計中進行充分考慮,尤其在布局時。
PHOENIX模塊盡管本文所討論的原理適用于廣泛的電源設計,但我們在此只關注直流到直流的轉換器,因為它的應用相當廣泛,幾乎每一位硬件工程師都會接觸到與它相關的工作,說不定什么時候就必須設計一個電源轉換器。本文中我們將考慮與低電磁干擾設計相關的兩種常見的折中方案;熱性能、電磁干擾以及與PCB布局和電磁干擾相關的方案尺寸等。文中我們將使用一個簡單的降壓轉換器做例子,如圖1所示。
PHOENIX模塊就是對已知波形做傅里葉級數展開,本文中我們著重考慮輻射電磁干擾性能。在同步降壓轉換器中,引起電磁干擾的主要開關波形是由Q1和Q2產生的,也就是每個場效應管在其各自導通周期內從漏到源的電流di/dt。
PHOENIX模塊不是很規(guī)則的梯形,但是我們的操作自由度也就更大,因為導體電流的過渡相對較慢,所以可以應用Henry Ott經典著作《電子系統(tǒng)中的噪聲降低技術》中的公式1。我們發(fā)現,對于一個類似的波形,其上升和下降時間會直接影響諧波振幅或傅里葉系數(In)。
PHOENIX模塊其中,n是諧波級次,T是周期,I是波形的峰值電流強度,d是占空比,而tr是tr或tf的小值。
PHOENIX模塊在實際應用中,有可能會同時遇到奇次和偶次諧波發(fā)射。如果只產生奇次諧波,那么波形的占空比必須為50%。而實際情況中少有這樣的占空比精度。
PHOENIX模塊擾幅度受Q1和Q2的通斷影響。在測量漏源電壓VDS的上升時間tr和下降時間tf,或流經Q1和Q2的電流上升率di/dt 時,可以很看到這一點。這也表示,我們可以很簡單地通過減緩Q1或Q2的通斷速度來降低電磁干擾水平。事實正是如此,延長開關時間的確對頻率高于 f=1/πtr的諧波有很大影響。不過,此時必須在增加散熱和降低損耗間進行折中。盡管如此,對這些參數加以控制仍是一個方法,它有助于在電磁干擾和熱性能間取得平衡。具體可以通過增加一個小阻值電阻(通常小于5Ω)實現,該電阻與Q1和Q2的柵串聯即可控制tr和tf,你也可以給柵電阻串聯一個 “關斷二管”來獨立控制過渡時間tr或tf(見圖3)。這其實是一個迭代過程,甚連經驗豐富的電源設計人員都使用這種方法。我們的終目標是通過放慢晶體管的通斷速度,使電磁干擾降低可接受的水平,同時其溫度足夠低以確保穩(wěn)定性。
開關節(jié)點的物理回路面積對于控制電磁干擾也非常。通常,出于PCB面積的考慮,設計者都希望結構越緊湊越,但是許多設計人員并不知道哪部分布局對電磁干擾的影響大。回到之前的降壓穩(wěn)壓器例子上,該例中有兩個回路節(jié)點(),它們的尺寸會直接影響到電磁干擾水平。
PHOENIX模塊因通信設備中所用集成電路的種類繁多,其電源電壓也各不相同,在通信供電系統(tǒng)中采用高功率密度的高頻DC-DC隔離電源模塊,從中間母線電壓(一般為48V直流)變換成所需的各種直流電壓,這樣可大大減小損耗、方便維護,且安裝、增加非常方便。一般都可直接裝在標準控制板上,對二次電源的要求是高功率密度。因通信容量的不斷增加,通信電源容量也將不斷增加。
PHOENIX模塊將一個固定的直流電壓變換為可變的直流電壓,這種技術被廣泛應用于無軌電車、地鐵列車、電動車的無級變速和控制,同時使上述控制獲得加速平穩(wěn)、快速響應的性能,并同時收到節(jié)約電能的效果。用直流斬波器代替變阻器可節(jié)約電能(20~30)%。直流斬波器不僅能起調壓的作用(開關電源), 同時還能起到有效地抑制電網側諧波電流噪聲的作用。
CONTACT
辦公地址:上海市嘉定區(qū)嘉涌路99弄6號713TEL:028-86751041
EMAIL:15308020014@163.com